فایل هلپ

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

فایل هلپ

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

مقاله مدار مخابراتی

اختصاصی از فایل هلپ مقاله مدار مخابراتی دانلود با لینک مستقیم و پر سرعت .

مقاله مدار مخابراتی


مقاله مدار مخابراتی

لینک پرداخت و دانلود در "پایین مطلب"

 

فرمت فایل: word (قابل ویرایش و آماده پرینت)
تعداد صفحات:26

مقدمه سیگنال بزرگ: هر گاه دامنه (ولتاژ) بیس امیتر از 5 یا 6 ولت بیشتر باشد در حوزه سیگنال بزرگ هستیم.

Q3,Q2,Q1 مشابه هستند.

- حال به بررسی مداری می پردازیم که صدق بر گفتار می باشد.

Q2,Q3 آینه ای و برای بایاس به کار می روند.

فرکانس ورودی W0 : (نزدیک فرکانس میانی است) W0 بقدری بالا است که CE اتصال کوتاه شود.

 Vi(t) = V1CoS

الف)       Vi(t) = 0         V1=0

علیرغم اینکه Vi روشن یا خاموش باشد ←     VBE2 = VBE3 = VDCQ

علت زمین شدن نقطه A توسط خازن Ce است.

 

 

در زمانی که Vi=0 داریم

 

 حالت دوم

در این حالت

 

VDC بایاس Q1 وقتی Vi روشن است.

VDCQ بایاس Q1 وقتی Vi خاموش باشد.

 

Ij(x) تابع بسل فوریه اول از مرتبه j ام

  

از طرفی با توجه به این موضوع که جریان DC از نقطه A نمی تواند وارد خازن Ce شود تمام آن را وارد تراتریستور Q2 می شود پس می توان گفت:

 

در واقع در تراتریستور Q3,Q2 به عنوان منبع جریان هستند.

و با توجه به رابطه قبل می توان VDC را محاسبه کرد.

 

نتیجه: علارغم اینکه سیگنال ورودی فاقد DC است ولی می تواند با یاس Q1 را تغییر دهد.

مثال: اگر Vi(t)=260cos l06t میزان جابجایی بایاس با چنین سیگنال محاسبه کنند در مثال قبل :

 

توجه جابجایی 210 mv در بایاس نسبتاً بالا است.        

(ممکن است تراتریستور در پریود منفی ورودی به آستانه قطع هم برسد).

توجه شد و درست است که ولتاژ ورودی ولتاژی کاملاً ac است اما جریانی که ایجاد می کند دارای جریان DC است که این عامل روی بایاس تاثیر می گذارد.

 

IDC‌ مولفه DC جریان خروجی

 : مولفه اصلی جریان خروجی

 : این مولفه n ام جریان خروجی است. (هارفوییک n ام)

- نتیجه 2- علارغم اینکه سیگنال ورودی یک سیگنال تک فرکانس است اما جریان خروجی شامل تمام هارفوییک های ورودی است.

حال اگر x را این گونه تعریف کنیم.               

 به ازای

-یعنی محدوده مولفه اول هارمونیکی بزرگتر از دوم و دوم بزرگتر از سوم و که این به نفع ماست. 

 

نکته که  باشد یا دامنه سیگنال اما ورودی از  آنگاه هارمونیک دوم به بعد در خروجی قابل ملاحظه ای نمی شود دیگر نمی توان از آنها صرف نظر کرد به عبارت دیگر سیگنال خروجی از سیگنال ورودی فاصله می گیرد. دیگر همشکل نمی شود و اعوجاج فرکانس به وجود می آید.


دانلود با لینک مستقیم


مقاله مدار مخابراتی

تحقیق درباره تشریح مدار قفل رمزی دیجیتال

اختصاصی از فایل هلپ تحقیق درباره تشریح مدار قفل رمزی دیجیتال دانلود با لینک مستقیم و پر سرعت .

لینک دانلود و خرید پایین توضیحات

فرمت فایل word  و قابل ویرایش و پرینت

تعداد صفحات: 19

 

تشریح مدار قفل رمزی دیجیتال

با قابلیت عدد پذیری تا 16 رقم

این مدار از چند قسمت اصلی تشکیل شده است…

مدارات حافظه یا (RAM).

مدار مقایسه کننده.

مدار نمایشگر.

مدار وارد کننده اعداد.

مدارات کنترل گر پالس.

بخش اول :

مدارات حافظه یا(RAM) .

این مدار ازسه بخش به شرح زیر تشکیل شده.

(64-bit RAM (16.4)) این RAM. IC7489 می باشد که به منظور ذخیره سازی کدهای اصلی مدار درانجا نصب شده است.این RAM قابل خواندن ونوشتن است .

جدول زیر مربوط به این RAM می باشد.

خروجی های داده

عملکرد

SA SB

مکمل داده ورودی

مکمل کلمه منتخب

تمام (1)

نوشتن

خواندن

ناتوان

L L

L H

H Z

(flip.Flops.4) این مداریک IC74175 است که به دلیل ثبت عددی که counter نشان می دهد در اینجا نصب شده است .

این بدین خاطر است که وقتی عدد با رقم های متفاوت وارد سیستم شود سیستم بتواند تعداد ارقام را تشخیص دهد .

جدول زیر مربوط به این flip.flops می باشد.

خروجی

Q Q

ورودی

CP Data MR

L H

H L

No change

L H

L H

H H

H *

L * *

(counter) که در این مدار IC معروف 74293 می باشد که به منظور تقییر آدرس در RAM برای ذخیره سازی اعداد استفاده شده است البته ورودی IC74175 را نیز تغذیه می کند که در بالا این علت توضیح داده شده است.

جدول زیر مربوط به این ciunter می باشد.

خروجی

Reset inputs

Q1-Q2-Q3

Q0

MR1 MR2

L L L L

L L L

L

H H

L H

H L

L L

مدار کلی برای بخش اول:

بخش دوم:4-bit MAGNITUDE COMPARATOR

مدارات مقایسه کننده در اینجا دوعدد IC7485 است که یکی از این IC ها اعداد داخل RAM را با اعدادی که بعد ازکد گذاری RAM وارد سیستم می شود مقایسه کرده و دیگری عدد داخل flip.flops را با عدد جدیدی که counter نشان می دهد مقایسه می کند.

به عبارتی در مقایسه کننده اولی درست بودن عدد تست می شود ودر صورت درست بودن پالسی برای مدارات کنترل فرستاده می شود.


دانلود با لینک مستقیم


تحقیق درباره تشریح مدار قفل رمزی دیجیتال

مقاله درباره مدار فرمان و قدرت

اختصاصی از فایل هلپ مقاله درباره مدار فرمان و قدرت دانلود با لینک مستقیم و پر سرعت .

لینک دانلود و خرید پایین توضیحات

فرمت فایل word  و قابل ویرایش و پرینت

تعداد صفحات: 19

 

گزارش کارآموزی: مدار فرمان و قدرت

موتورهای دالاندر

موتورهای صنعتی که امروزه به کار می روند دارای تنوع زیادی هستند و همانطوریکه می دانیم این تنوع بیشتر به دلیل کاربردهای مختلف آنها می باشد ، یکی از این کاربردها تغییر سرعت است .

موتورهای دالاندر یا دو سرعته موتورهایی هستند که نسبت سرعت آنها 1 به 2 و یا نسبت قطب های آنها 2 به 1 می باشند . روشهای تغییر دور یا سرعت در موتورهای القایی بیشتر با تغییر دادن تعداد قطب ها صورت می گیرد ، به این معنی که دور موتورها را بوسیله تعویض سربندی آنها که سبب تغییر تعداد قطب ها می شود ، طبق رابطه زیر می توان تغییر داد :

 

طبق رابطه فوق مشاهده می شود که سرعت موتور با تعداد قطب ها رابطه عکس دارد ، یعنی با افزایش تعداد قطب ها ، دور کاهش و با کاهش تعداد قطب ها ، دور افزایش می یابد .

مدار قدرت موتور دالاندر

در این مدار حروف ، ، بیانگر دور کند و حروف ، ، نشانگر دور تند می باشند . در حالت دور کند فقط باید کنتاکتور وصل باشد و برای دور تند ، ابتدا باید کنتاکتور جهت ایجاد نقطه کور ( اتصال وسط سیم پیچ ها ) تحریک و سپس کنتاکتور برای اتصال سیم پیچ ها به ولتاژ سه فاز وصل گردد . برای حفاظت موتور در حالات کند و تند به ترتیب از بی متال های و استفاده می شود .

مدار قدرت موتور دالاندر

مدار فرمان دالاندر با توانایی راه اندازی دور کند و تند


دانلود با لینک مستقیم


مقاله درباره مدار فرمان و قدرت

مقاله درباره مدار مخابراتی

اختصاصی از فایل هلپ مقاله درباره مدار مخابراتی دانلود با لینک مستقیم و پر سرعت .

لینک دانلود و خرید پایین توضیحات

فرمت فایل word  و قابل ویرایش و پرینت

تعداد صفحات: 28

 

مدار مخابراتی

مقدمه سیگنال بزرگ: هر گاه دامنه (ولتاژ) بیس امیتر از 5 یا 6 ولت بیشتر باشد در حوزه سیگنال بزرگ هستیم.

Q3,Q2,Q1 مشابه هستند.

- حال به بررسی مداری می پردازیم که صدق بر گفتار می باشد.

Q2,Q3 آینه ای و برای بایاس به کار می روند.

فرکانس ورودی W0 : (نزدیک فرکانس میانی است) W0 بقدری بالا است که CE اتصال کوتاه شود.

Vi(t) = V1CoS

الف) Vi(t) = 0 V1=0

علیرغم اینکه Vi روشن یا خاموش باشد ← VBE2 = VBE3 = VDCQ

علت زمین شدن نقطه A توسط خازن Ce است.

 

 

در زمانی که Vi=0 داریم

 

حالت دوم

در این حالت

 

VDC بایاس Q1 وقتی Vi روشن است.

VDCQ بایاس Q1 وقتی Vi خاموش باشد.

 

Ij(x) تابع بسل فوریه اول از مرتبه j ام

 

از طرفی با توجه به این موضوع که جریان DC از نقطه A نمی تواند وارد خازن Ce شود تمام آن را وارد تراتریستور Q2 می شود پس می توان گفت:

 

در واقع در تراتریستور Q3,Q2 به عنوان منبع جریان هستند.

و با توجه به رابطه قبل می توان VDC را محاسبه کرد.

 

نتیجه: علارغم اینکه سیگنال ورودی فاقد DC است ولی می تواند با یاس Q1 را تغییر دهد.

مثال: اگر Vi(t)=260cos l06t میزان جابجایی بایاس با چنین سیگنال محاسبه کنند در مثال قبل :

 

توجه جابجایی 210 mv در بایاس نسبتاً بالا است.

(ممکن است تراتریستور در پریود منفی ورودی به آستانه قطع هم برسد).

توجه شد و درست است که ولتاژ ورودی ولتاژی کاملاً ac است اما جریانی که ایجاد می کند دارای جریان DC است که این عامل روی بایاس تاثیر می گذارد.

 

IDC‌ مولفه DC جریان خروجی

: مولفه اصلی جریان خروجی

: این مولفه n ام جریان خروجی است. (هارفوییک n ام)

- نتیجه 2- علارغم اینکه سیگنال ورودی یک سیگنال تک فرکانس است اما جریان خروجی شامل تمام هارفوییک های ورودی است.

حال اگر x را این گونه تعریف کنیم.

به ازای

-یعنی محدوده مولفه اول هارمونیکی بزرگتر از دوم و دوم بزرگتر از سوم و که این به نفع ماست.

 

نکته که باشد یا دامنه سیگنال اما ورودی از آنگاه هارمونیک دوم به بعد در خروجی قابل ملاحظه ای نمی شود دیگر نمی توان از آنها صرف نظر کرد به عبارت دیگر سیگنال خروجی از سیگنال ورودی فاصله می گیرد. دیگر همشکل نمی شود و اعوجاج فرکانس به وجود می آید.


دانلود با لینک مستقیم


مقاله درباره مدار مخابراتی

تحقیق درباره پروژه آزمایشگاه مدار منطقی شناخت کاربردی Iptable

اختصاصی از فایل هلپ تحقیق درباره پروژه آزمایشگاه مدار منطقی شناخت کاربردی Iptable دانلود با لینک مستقیم و پر سرعت .

لینک دانلود و خرید پایین توضیحات

فرمت فایل word  و قابل ویرایش و پرینت

تعداد صفحات: 54

 

شناخت کاربردی Iptable

« پروژه آزمایشگاه مدار منطقی »

استاد راهنما:

مهندس مجید اسدی شهمیرزادی

تهیه کنندگان:

مریم فلسفی ، لیلا ساروخانی، مهناز علی نژاد

Iptable Tutorial

حق چاپ ، توزیع و تغییر این سند تحت شرایط و مفاد و جواز مستند سازی GNU FREE ، نسخه یک عملی است . و این جا بخش های غیر متغیر مقدمه هستند و بخش های زیرین با متون Front - Cover مىتوانند اطلاعات محقق Oskar Andreasson را بیان کنند و متون Back - Cover استفاده نشده اند نسخه ای از این جواز در بخش جواز مستند سازی GNU FREE آمده است .

تمام دست نوشته ها در این آیین نامه با جواز عمومی GNU طراحی شده اند این دست نوشته ها منبع آزاد دارند . شما مىتوانید مجدد آنها را توزیع کنید و تحت شرایط جواز کلی GNU تغییر دهید همان طور در نهاد نرم افزاری FREE نسخه 2 جواز دیده شد. این دست نوشته ها با این امید توزیع مىشوند که مفید واقع شوند ولی شماتتی در این جا وجود ندارد . بدون مجوز توانایی تجاری و یا تناسب اهداف خاص به این هدف دست مىیابید . جهت جزئیات بیشتر به جواز عمومی GNU مراجعه کنید .

شما باید نسخه ای از این جواز را در این آیین نامه بیابید که تحت بخش جواز عمومی GNU آمده است . در غیر این صورت با موسسه به آدرس زیر تماس بگیرید .

اهداهای مربوطه

ابتدا مىخواهم این سند را به دوست دختر خود Ninel اهدا کنم . او بیش از آنچه که تصور مىکردم حامی من بود . من امیدوارم که بتوانم با این اهدا شما را نیز خوشحال کنم . دوم آنکه مایل هستم این اثر را به تمام موسسه دهندگان linux تقدیم کنم . این افراد سیستم عامل جالب را طراحی کرده اند .

فهرست مطالب:

در مورد مولف چگونگی خواندن

شرط لازم نهادهای مورد استفاده در سند

1- مقدمه 1-1 : چرا این سند نوشته شد 2-1 : چگونگی نوشتن آن

3-1 : اصطلاحات مورد استفاده 2-آماده سازی

1-2 : درک جا iptables را بدست آوریم 2-2 : نصب kernel

3-2 : نصب در محل کاربر

1-3-2 : کامپایل برنامه های کاربر 2-3-2 : نصب بر RED HOT 7/1

3- جستجوی جداول و زنجیره ها 1-3 : کلیات 2-3 : جدول Mangle

3-3 : جدول فیلتر 4- ماشین حالت

1-4 : مقدمه 2-4 : ورودی Conntrack

3-4 : حالات محل کاربر 4-4 : اتصالات TCP

5-4 : اتصالات UDP 6-4 : اتصالات ICMP

7-4 : اتصالات پیش فرض 8-4 : ردیابی اتصال و پروتکل پیچیده


دانلود با لینک مستقیم


تحقیق درباره پروژه آزمایشگاه مدار منطقی شناخت کاربردی Iptable