فایل هلپ

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

فایل هلپ

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

دانلود پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

اختصاصی از فایل هلپ دانلود پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک دانلود با لینک مستقیم و پر سرعت .

لینک دانلود و خرید پایین توضیحات

فرمت فایل word  و قابل ویرایش و پرینت

تعداد صفحات: 30

 

پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

Johannes Schemmel1, Karlheinz Meier1, and Felix Sch¨urmann1

Universit¨at Heidelberg, Kirchho_ Institut f¨ur Physik, Schr¨oderstr. 90, 69120

Heidelberg, Germany,

schemmel@asic.uni-heidelberg.de,

WWW home page: http://www.kip.uni-heidelberg.de/vision.html

خلاصه

مفید بودن شبکه عصبی آنالوگ مصنوعی بصورت خیلی نزدیکی با میزان قابلیت آموزش پذیری آن محدود می شود .

این مقاله یک معماری شبکه عصبی آنالوگ جدید را معرفی می کند که وزنهای بکار برده شده در آن توسط الگوریتم ژنتیک تعیین می شوند .

اولین پیاده سازی VLSI ارائه شده در این مقاله روی سیلیکونی با مساحت کمتر از 1mm که شامل 4046 سیناپس و 200 گیگا اتصال در ثانیه است اجرا شده است .

از آنجائیکه آموزش می تواند در سرعت کامل شبکه انجام شود بنابراین چندین صد حالت منفرد در هر ثانیه می تواند توسط الگوریتم ژنتیک تست شود .

این باعث می شود تا پیاده سازی مسائل بسیار پیچیده که نیاز به شبکه های چند لایه بزرگ دارند عملی بنظر برسد .

1- مقدمه

شبکه های عصبی مصنوعی به صورت عمومی بعنوان یک راه حل خوب برای مسائلی از قبیل تطبیق الگو مورد پذیرش قرار گرفته اند .

علیرغم مناسب بودن آنها برای پیاده سازی موازی ، از آنها در سطح وسیعی بعنوان شبیه سازهای عددی در سیستمهای معمولی استفاده می شود .

یک دلیل برای این مسئله مشکلات موجود در تعیین وزنها برای سیناپسها در یک شبکه بر پایه مدارات آنالوگ است .

موفقترین الگوریتم آموزش ، الگوریتم Back-Propagation است .

این الگوریتم بر پایه یک سیستم متقابل است که مقادیر صحیح را از خطای خروجی شبکه محاسبه می کند .

یک شرط لازم برای این الگوریتم دانستن مشتق اول تابع تبدیل نرون است .

در حالیکه اجرای این مسئله برای ساختارهای دیجیتال از قبیل میکروپروسسورهای معمولی و سخت افزارهای خاص آسان است ، در ساختار آنالوگ با مشکل روبرو می شویم .

دلیل این مشکل ، تغییرات قطعه و توابع تبدیل نرونها و در نتیجه تغییر مشتقات اول آنها از نرونی به نرون دیگر و از تراشه ای به تراشه دیگر است و چه چیزی می تواند بدتر از این باشد که آنها با دما نیز تغییر کنند .

ساختن مدارات آنالوگی که بتوانند همه این اثرات را جبران سازی کنند امکان پذیر است ولی این مدارات در مقایسه با مدارهایی که جبران سازی نشده اند دارای حجم بزرگتر و سرعت کمتر هستند .

برای کسب موفقیت تحت فشار رقابت شدید از سوی دنیای دیجیتال ، شبکه های عصبی آنالوگ نباید سعی کنند که مفاهیم دیجیتال را به دنیای آنالوگ انتقال دهند .

در عوض آنها باید تا حد امکان به فیزیک قطعات متکی باشند تا امکان استخراج یک موازی سازی گسترده در تکنولوژی VLSI مدرن بدست آید .

شبکه های عصبی برای چنین پیاده سازیهای آنالوگ بسیار مناسب هستند زیرا جبران سازی نوسانات غیر قابل اجتناب قطعه می تواند در وزنها لحاظ شود .

مسئله اصلی که هنوز باید حل شود آموزش است .

حجم بزرگی از مفاهیم شبکه عصبی آنالوگ که در این زمینه می توانند یافت شوند ، تکنولوژیهای گیت شناور را جهت ذخیره سازی وزنهای آنالوگ بکار می برند ، مثل EEPROM حافظه های Flash .

در نظر اول بنظر می رسد که این مسئله راه حل بهینه ای باشد .

آن فقط سطح کوچکی را مصرف می کند و بنابراین حجم سیناپس تا حد امکان فشرده می شود (کاهش تا حد فقط یک ترانزیستور) .

دقت آنالوگ می تواند بیشتر از 8 بیت باشد و زمان ذخیره سازی داده (با دقت 5 بیت) تا 10 سال افزایش می یابد .

اگر قطعه بطور متناوب مورد برنامه ریزی قرار گیرد ، یک عامل منفی وجود خواهد داشت و آن زمان برنامه ریزی و طول عمر محدود ساختار گیت شناور است .

بنابراین چنین قطعاتی احتیاج به وزنهایی دارند که از پیش تعیین شده باشند .

اما برای محاسبه وزنها یک دانش دقیق از تابع تبدیل شبکه ضروری است .

برای شکستن این چرخه پیچیده ، ذخیره سازی وزن باید زمان نوشتن کوتاهی داشته باشد .

این عامل باعث می شود که الگوریتم ژنتیک وارد محاسبات شود .


دانلود با لینک مستقیم


دانلود پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

پاورپوینت کامل و جامع با عنوان توان در مدارات VLSI در 49 اسلاید

اختصاصی از فایل هلپ پاورپوینت کامل و جامع با عنوان توان در مدارات VLSI در 49 اسلاید دانلود با لینک مستقیم و پر سرعت .

پاورپوینت کامل و جامع با عنوان توان در مدارات VLSI در 49 اسلاید


پاورپوینت کامل و جامع با عنوان توان در مدارات VLSI در 49 اسلاید

 

 

 

 

 

 

 

مقدمه و تاریخچه

سرعت و پیچیدگی فزاینده طراحی‌های امروز افزایش قابل توجهی در مصرف توان چیپ‌های مجتمع مقیاس خیلی بزرگ (VLSI) را ایجاب می‌کند. برای پرداختن به این چالش، محققان تکنیک‌های طراحی بسیار متفاوتی ارائه کرده‌اند تا توان را کاهش دهند. پیچیدگی آی سی‌های امروزی، با بیش از ۱۰۰ میلیون ترانزیستور، با سنجش زمان بیش از ۱ گیگاهرتز، به معنی این است که بهینه سازی دستی توان بطور نامید کننده‌ای آهسته و با احتمال زیاد وقوع خطا می‌باشد. ابزارهای طراحی با کمک کامپیوتر (CADD) و متدلوژیها الزامی هستند.

یکی از ویژگی‌های کلیدی ای که منجر به موفقیت تکنولوژی نیمرسانای اکسید فلزی مکمل، یا CMOS، شد مصرف توان کم ذاتی آن بود. به این معنی که طراحان مدار و ابزارهای اتوماسیون طراحی الکترونیک (EDA) می‌توانند روی بیشینه ساختن عملکرد مدار و کمینه نمودن فضای مدار تمرکز کنند. یکی دیگر از ویژگی‌های جالب تکنولوژی CMOS خواص مقیاس گذاری مطلوب آن است که اجازه یک کاهش ثابت در اندازه ویژگی را می‌دهد (رجوع کنید به قانون مور)، که کار کردن با فرکانس ساعت بیشتر را برای سیستم‌های بسیار پیچیده تر روی تنها یک چیپ مقدور میسازد. نگرانی مصرف توان با پیدایش اولین سیستم‌های الکترونیکی قابل حمل در اواخر دهه ۱۹۸۰۰ پا به عرصه گذاشت. در این بازار عمر باتری یک عامل قطعی برای موفقیت تجاری محصول می‌باشد. یک واقعیت دیگر که تقریباً در همان زمان آشکار شد این بود که اجتماع فزاینده عوامل فعال بیشتر در هر ناحیه die منجر به مصرف انرژی زیاد یک مدار مجتمع به طور جلوگیری کننده می‌شود. یک سطح قطعی بالای توان نه تنها به دلایل اقتصادی و محیطی نا مطلوب است بلکه مشکل اتلاف گرما را نیز بوجود می‌آورد. به منظور این که دستگاه تحت میزان دمای قابل قبولی در حال کار کردن نگاه داشته شود، گرمای زیاد ممکن است مستلزم سیستم‌های رفع گرمای گران قیمت باشد.

این عوامل در افزایش توان به عنوان یک پارامتر مهم طراحی به میزان برابر با عملکرد و اندازهdie شرکت داشته‌اند. در واقع مصرف توان به عنوان یک عامل محدود کننده در ادامه مقیاس گذاری فناوری CMOS انگاشته می‌شود. برای پاسخ به این چالش تقریباً در دهه اخیر، تحقیق فشرده در توسعه ابزارهای طراحی به کمک کامپیوتر (CAD) گنجانده شده که اشاره بهمسئله بهینه سازی توان دارد. تلاش‌های ابتدایی به مدار و ابزارهای سطح منطق معطوف شده بودند زیرا در این سطح ابزارهای CADD کامل تر بوده و توانایی مانور بهتری در این زمینه‌ها وجود داشته‌است. امروز بیشتر تحقیق حول ابزارهای CAD، سیستم یا بهینه سازی سطح معماری را هدف قرار می‌دهد که بطور بالقوه اثر کلی بیشتری با توجه به وسعت عملکرد آنها دارند.

به اضافه ابزارهای بهینه سازی، تکنیک‌های کارامد برای تخمین توان لازم است، هر دو به عنوان یک نشانگر مستقل که مصرف مدار با برخی مقادیر هدف مواجه می‌شود و به عنوان یک نشانگر وابسته مزیت‌های توان گزینه‌های متفاوت طی جستجوی فضای طراحی.

تحلیل توان مدارهای CMOS

مصرف توان مدارهای CMOS دیجیتال کلاً بر حسب سه جزء در نظر گرفته می‌شوند:

  • جزء توان پویا، مرتبط با پر و خالی شدن خزن در خروجی درگاه.
  • جزء توان اتصال کوتاه. در هنگام انتقال خط ورودی از یک سطح ولتاژ به دیگری، مدت زمانی وجود دارد که هر دو انتقال PMOS و NMOS در حال اجرا هستند، که در نتیجه باعث ایجاد یک مسیر از VDD به زمین می‌شود.
  • جزء توان ایستا، به علت نشت، که حتی وقتی مدار به برق وصل نیست وجود دارد. این، بطور پی در پی، تشکیل شده از دو جزء- درگاه به نشت منبع، که اغلب با تونل زدن، مستقیماً از طریق عایق درگاه نشت می‌کند، و نشت تخلیه منبع که هم به تونل زدن و هم به رسانش زیر آستانه‌ای نسبت داده شده‌است. سهم جزء توان ایستا نسبت به عدد توان کل در عصر طراحی زیر ریزسنج‌های عمیق(DSMM) حاضر بسیار سریع در حال رشد است.

توان می‌تواند در سطوح بالاتر جزئیات تخمین زده شود. سطوح انتزاعی بالاتر سریعتر بوده و قابلیت کار با مدارهای بزرگتر را داراست، ولی دقت کمتری دارد. سطوح اصلی عبارتند از:

  • تخمین توان سطح مدار، با استفاده از یک شبیه ساز مدار مانند اسپایس (SPICE)
  • تخمین توان ایستا از مسیرهای ورودی استفاده نمی‌کند، ولی از ارقام ورودی استفاده مینماید. مشابه با تحلیل زمان ایستا.
  • تخمین توان سطح منطق، معمولاً پیوند یافته به شبیه سازی منطق.
  • تحلیل در سطح ثبت-انتقال. سریع و با ظرفیت بلا اما نه با دقت کافی.

بهینه سازی توان سطح مدار

تکنیک‌های متفاوت بسیاری استفاده می‌شوند تا مصرف توان در سطح مدار را کاهش دهند. برخی از موارد اصلی آنها عبارتند از:

  • اندازه گیری ترانزیستور: تنظیم اندازه هر درگاه یا ترانزیستور برای حداقل توان.
  • مقیاس گذاری ولتاژ: منابع ضعیف تر ولتاژ توان کمتری مصرف می‌کنند ولی آهسته تر کار می‌کنند.
  • مناطق جدای ولتاژ: قطعات مختلف می‌توانند تحت ولتاژهای متفاوتی، با ذخیره توان، کار کنند. این تمرین طراحی ممکن است زمانی که دو قطعه با منابع ولتاژ مختلف با یکدیگر ارتباط برقرار می‌کنند، احتیاج به استفاده از تعویض کننده‌های سطح داشته باشد.
  • متغیر VDD: ولتاژ برای یک قطعه می‌تواند طی عملیات تغییر کند - ولتاژ بالا (و توان بالا) وقتی که قطعه نیاز دارد تا سریع کار کند، ولتاژ پایین زمانی که عملیات با سرعت پائین قابل قبول است. ولتاژهای آستانه‌ای چندگانه: فرایندهای مدرن می‌توانند ترانزیستورها را با آستانه‌های مختلف بسازند. توان می‌تواند با استفاده از ترکیبی از ترانزیستورهای CMOSS با دو یا چند ولتاژ آستانه متفاوت ذخیره شود. در ساده‌ترین حالت دو آستانه متفاوت وجود دارد، که معمولاً ولتاژ آستانه بالا(High-Vt) و ولتاژ آستانه پایین(Low-Vt) خوانده می‌شوند، که Vt به جای ولتاژ آستانه قرار می‌گیرد. ترانزیستورهای آستانه بالا آهسته تر ولی با نشت کمتر می‌باشند، و می‌توانند در مدارهای غیر حساس استفاده شوند.
  • درگاه گذاری توان: این تکنیک از ترانزیستورهای سلیپ با ولتاژ آستانه بالا که یک قطعه مدار را زمانی که قطعه وصل نیست قطع می‌کنند، استفاده می‌کند. اندازه گیری ترانزیستور سلیپ یک پارامتر مهم طراحی است. این تکنیک، که با نام MTCMOS، یا CMOS چند آستانه‌ای نیز شناخته می‌شود توان stand-by یا نشت را کاهش داده، و همچنین ارزیابی iddq را مقدور میسازند.
  • ترانزیستورهای با کانال طولانی: ترانزیستورهای با حداقل طول بیشتر نشت کمتری دارند، اما بزرگتر و کند تر اند.
  • حالت‌های پشته سازی و توقف: درگاه‌های منطقی ممکن است طی حالت‌های ورودی معادل بطور متفاوت نشت کنند (مثلاً ۱۰ در درگاه نند، که مخالف ۰۱ است.). ماشین‌های حالت ممکن است در حالت‌های معینی نشت کمتری داشته باشند.
  • سبک‌های منطق: منطق ایستا و پویا، برای مثال، مبادله‌های سرعت/توان مختلفی دارند.

استنتاج منطقی برای توان پایین

استنتاج منطقی می‌تواند به روش‌های گوناگونی نیز بهینه شود تا مصرف توان را تحت کنترل نگاه دارد. جزئیات زیر می‌تواند اثر مهمی رویه بهینه سازی توان داشته باشد:

  • درگاه گذاری ساعت
  • فاکتورگیری منطقی
  • بهینه سازی بی اهمیت
  • تعادل مسیر
  • تکنولوژی نقشه برداری
  • رمز گذاری حالت
  • تجزیه ماشین حالت کراندار
  • دوباره زمان بندی کردن

 

فهرست مطالب:

مقدمه و تعاریف

توان در المان های مداری

شارژ خازن

شکل موج های سوییچینگ وارونگر

توان سوییچینگ

ضریب فعالیت

عوامل مصرف توان

توان پویا

توان ایستا

کاهش توان دینامیک

تخمین ضریب فعالیت

گیت کردن کلاک

گلیچ ها

خازن

تعیین اندازه گیت ها

ولتاژ

حوزه های ولتاژ

تغییر مقیاس پویای ولتاژ

فرکانس

جریان اتصال کوتاه

مدارهای تشدید شده

جریان نشتی زیر آستانه

اثر پشته ای

جریان نشتی گیت

جریان نشتی پیوندی

تخمین توان ایستا

گیت کردن توان

و...


دانلود با لینک مستقیم


پاورپوینت کامل و جامع با عنوان توان در مدارات VLSI در 49 اسلاید

دانلود تحقیق درباره پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

اختصاصی از فایل هلپ دانلود تحقیق درباره پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک دانلود با لینک مستقیم و پر سرعت .

لینک دانلود و خرید پایین توضیحات

فرمت فایل word  و قابل ویرایش و پرینت

تعداد صفحات: 30

 

پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

Johannes Schemmel1, Karlheinz Meier1, and Felix Sch¨urmann1

Universit¨at Heidelberg, Kirchho_ Institut f¨ur Physik, Schr¨oderstr. 90, 69120

Heidelberg, Germany,

schemmel@asic.uni-heidelberg.de,

WWW home page: http://www.kip.uni-heidelberg.de/vision.html

خلاصه

مفید بودن شبکه عصبی آنالوگ مصنوعی بصورت خیلی نزدیکی با میزان قابلیت آموزش پذیری آن محدود می شود .

این مقاله یک معماری شبکه عصبی آنالوگ جدید را معرفی می کند که وزنهای بکار برده شده در آن توسط الگوریتم ژنتیک تعیین می شوند .

اولین پیاده سازی VLSI ارائه شده در این مقاله روی سیلیکونی با مساحت کمتر از 1mm که شامل 4046 سیناپس و 200 گیگا اتصال در ثانیه است اجرا شده است .

از آنجائیکه آموزش می تواند در سرعت کامل شبکه انجام شود بنابراین چندین صد حالت منفرد در هر ثانیه می تواند توسط الگوریتم ژنتیک تست شود .

این باعث می شود تا پیاده سازی مسائل بسیار پیچیده که نیاز به شبکه های چند لایه بزرگ دارند عملی بنظر برسد .

1- مقدمه

شبکه های عصبی مصنوعی به صورت عمومی بعنوان یک راه حل خوب برای مسائلی از قبیل تطبیق الگو مورد پذیرش قرار گرفته اند .

علیرغم مناسب بودن آنها برای پیاده سازی موازی ، از آنها در سطح وسیعی بعنوان شبیه سازهای عددی در سیستمهای معمولی استفاده می شود .

یک دلیل برای این مسئله مشکلات موجود در تعیین وزنها برای سیناپسها در یک شبکه بر پایه مدارات آنالوگ است .

موفقترین الگوریتم آموزش ، الگوریتم Back-Propagation است .

این الگوریتم بر پایه یک سیستم متقابل است که مقادیر صحیح را از خطای خروجی شبکه محاسبه می کند .

یک شرط لازم برای این الگوریتم دانستن مشتق اول تابع تبدیل نرون است .

در حالیکه اجرای این مسئله برای ساختارهای دیجیتال از قبیل میکروپروسسورهای معمولی و سخت افزارهای خاص آسان است ، در ساختار آنالوگ با مشکل روبرو می شویم .

دلیل این مشکل ، تغییرات قطعه و توابع تبدیل نرونها و در نتیجه تغییر مشتقات اول آنها از نرونی به نرون دیگر و از تراشه ای به تراشه دیگر است و چه چیزی می تواند بدتر از این باشد که آنها با دما نیز تغییر کنند .

ساختن مدارات آنالوگی که بتوانند همه این اثرات را جبران سازی کنند امکان پذیر است ولی این مدارات در مقایسه با مدارهایی که جبران سازی نشده اند دارای حجم بزرگتر و سرعت کمتر هستند .

برای کسب موفقیت تحت فشار رقابت شدید از سوی دنیای دیجیتال ، شبکه های عصبی آنالوگ نباید سعی کنند که مفاهیم دیجیتال را به دنیای آنالوگ انتقال دهند .

در عوض آنها باید تا حد امکان به فیزیک قطعات متکی باشند تا امکان استخراج یک موازی سازی گسترده در تکنولوژی VLSI مدرن بدست آید .

شبکه های عصبی برای چنین پیاده سازیهای آنالوگ بسیار مناسب هستند زیرا جبران سازی نوسانات غیر قابل اجتناب قطعه می تواند در وزنها لحاظ شود .

مسئله اصلی که هنوز باید حل شود آموزش است .

حجم بزرگی از مفاهیم شبکه عصبی آنالوگ که در این زمینه می توانند یافت شوند ، تکنولوژیهای گیت شناور را جهت ذخیره سازی وزنهای آنالوگ بکار می برند ، مثل EEPROM حافظه های Flash .

در نظر اول بنظر می رسد که این مسئله راه حل بهینه ای باشد .

آن فقط سطح کوچکی را مصرف می کند و بنابراین حجم سیناپس تا حد امکان فشرده می شود (کاهش تا حد فقط یک ترانزیستور) .

دقت آنالوگ می تواند بیشتر از 8 بیت باشد و زمان ذخیره سازی داده (با دقت 5 بیت) تا 10 سال افزایش می یابد .

اگر قطعه بطور متناوب مورد برنامه ریزی قرار گیرد ، یک عامل منفی وجود خواهد داشت و آن زمان برنامه ریزی و طول عمر محدود ساختار گیت شناور است .

بنابراین چنین قطعاتی احتیاج به وزنهایی دارند که از پیش تعیین شده باشند .

اما برای محاسبه وزنها یک دانش دقیق از تابع تبدیل شبکه ضروری است .

برای شکستن این چرخه پیچیده ، ذخیره سازی وزن باید زمان نوشتن کوتاهی داشته باشد .

این عامل باعث می شود که الگوریتم ژنتیک وارد محاسبات شود .


دانلود با لینک مستقیم


دانلود تحقیق درباره پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

279-پاور پوینت آموزش نرم افزارهای شبیه سازی-VLSI- VLSI LAYOUT TOOLS

اختصاصی از فایل هلپ 279-پاور پوینت آموزش نرم افزارهای شبیه سازی-VLSI- VLSI LAYOUT TOOLS دانلود با لینک مستقیم و پر سرعت .

279-پاور پوینت آموزش نرم افزارهای شبیه سازی-VLSI- VLSI LAYOUT TOOLS


279-پاور پوینت آموزش نرم افزارهای شبیه سازی-VLSI- VLSI  LAYOUT TOOLS

279-آموزش نرم افزارهای شبیه سازیVLSI-

VLSI  LAYOUT TOOLS

آموزش فارسی به صورت نمایش تصویری از محیط نرم افزار

300 اسلاید

نرم افزارهای آموزش داده شده عبراتند از

L-EDIT

T-SPICE

W-EDIT

آموزشMicowind

 

VLSI LAYOUT TOOLS

MAGIC VLSI  LAYOUT

 


دانلود با لینک مستقیم


279-پاور پوینت آموزش نرم افزارهای شبیه سازی-VLSI- VLSI LAYOUT TOOLS

طراحی یک تمام جمع کننده در تکنولوژی QCA

اختصاصی از فایل هلپ طراحی یک تمام جمع کننده در تکنولوژی QCA دانلود با لینک مستقیم و پر سرعت .

 این مقاله به طراحی یک تمام جمع کننده در تکنولوژی QCA  با زبان فارسی پرداخته و در اول معرفی نانو تکنولوژی QCA  را داریم و سپس مدار ارایه شده تمام جمع کننده با این تکنولوژی و در پایان مقایسه این مدار را با VLSI انجام داده است


دانلود با لینک مستقیم


طراحی یک تمام جمع کننده در تکنولوژی QCA